MLID spekuliert 3nm oder 2nm - nicht "sicher 2nm".
Es hätte mich gewundert, wenn AMD Zen6, Zen6C und UDNA5 nur für 2nm nutzen würde.
Es ist mit knappen Kapazitäten für AMDs am effizientesten,
wenn der Zen6C in 2nm (High-Denisity & High-Effizient) und der Zen6 im ausgereiten 3nm, um auch Takte bis zu 6 Ghz zu schaffen.
Aktuell lässt AMD auch den Zen5C in 3nm und den Zen5 in 4nm proudzieren,
sowie AMD den MI 325 in 4nm rausbrachte und im 2H-2025 den MI 350 noch in 3nm rausbringen werden.
Dazu soll laut MLID 2026 dann auch generell APU-Chiplet geben, was mich nicht wunder.
Denn es ist naheliegend es dann 2026 auch einen IOD mit HBM gibt, womit dieser High-Performance-APU dann vielleicht gleiche Akku-Laufzeiten wie die Monolitische APU erreicht, wenn nicht gar bessere.
Ich frage mach eher, ob AMD nicht mal die Kerne im CCX mischt.
Also, 8 Zen6 mit 4 Zen6C Kernen.
Mit Zen6 und UDNA5 soll es dann auch den Infinity-Cache (quasi der L3 oder L4-Cache-Plus) geben, den der Zen6 und UDAN6 auch gemeinsam nutzen kann.