Die Ernüchterung geht bei der Multi-Core-Effizienz weiter, denn trotz der geringen Leistung entspricht die Effizienz nicht den hohen Erwartungen
Von Wo kommen diese Erwartungen her?
Es ist kein von Grund auf neu entwickelte Architektur, sondern nur einer Weiterentwicklung, wo mehr IPC eher zu noch mehr Stromverbrauch führt. Die Sandy-Bridge war eher einer der Wenigen Architektur, wo über die Architektur mehr eine Effizienz-Verbesserung als eine IPC-Verbesserung hatte.
Lunar Lake wird mit 3N-TSMC produziert. Wenn 3N der große Effizienz-Sprung ist, dann heißt das auch nichts gutes für die Intel-Fabriken, die primär die 50 Mrd. $ Schulden am Hals hängen haben. Denn wer soll Intels Fabriken nutzen, wenn Intel selber sie nicht nutzt. TSMC hat lange auch nur die neusten & teuersten Fabriken mit der fortschrittlichen Fertigung abbezahlt. Man erinnere, als Apple auf TSMC umstieg und TSMC die sündteure neue 5N-Fabrik zu bauen begann, also Apple große & Exklusive Abnahmen garantierte.
Wenn AMD den Strix-Point in 3nm-TSMC shrinken sollte, dann sieht der Effizienz-Abstand von AMD vs Intel eher wieder so aus wie in alten Zeiten, wie man es die letzten paar Jahre kannte. Nicht mal oder gerade doch schafft Intel im langsamen aber effizienten Whisper Mode an AMDs-Normalo-CPU heranzukommen.